PERCOBAAN 1 KONDISI 8 M2



 1. Kondisi [kembali]

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=0, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care led diganti logicprobe

 2. Gambar Rangkaian Simulasi [kembali]

Gambar rangkaian sebelum disimulasikan


Gambar rangkaian setelah disimulasikan

 3. Video Simulasi [kembali]


 4. Prinsip Kerja Rangkaian [kembali]

Pada bagian kiri, D flip-flop bekerja dengan prinsip bahwa setiap kali pulsa clock diberikan, nilai logika yang ada pada input D akan langsung disalin ke output Q (H4), sementara output komplemennya muncul pada Q̅ (H3). Dengan demikian, flip-flop jenis ini berfungsi sebagai penyimpan data satu bit yang hanya akan berubah saat ada trigger clock. Selain itu, pin Set (S) dan Reset (R) yang bersifat asinkron dapat memaksa output Q menjadi logika tertentu tanpa menunggu pulsa clock.

Pada bagian kanan, JK flip-flop memiliki karakteristik yang lebih fleksibel dibandingkan D flip-flop. Saat pulsa clock diberikan, kombinasi input J dan K menentukan perubahan output Q (H7). Jika J=0 dan K=0, maka output tetap; jika J=0 dan K=1 maka output di-reset; jika J=1 dan K=0 maka output di-set; sedangkan jika J=1 dan K=1 maka output akan toggle atau berganti kondisi dari sebelumnya. Output komplemennya ditampilkan pada Q̅ (H6). Sama seperti D flip-flop, JK flip-flop ini juga memiliki Set dan Reset asinkron untuk mengubah output secara langsung.

 5. Link Download [kembali]

Rangkaian Simulasi (disini)
Data Sheet JK Flip Flop (disini)
Data Sheet D Flip Flop (disini)
Video Simulasi (disini)

 











Comments

Popular posts from this blog